Título

Diseño de una arquitectura en FPGA para algoritmo demosaicing mediante interpolación bilineal

Autor

MIGUEL ANGEL VALDES OCHOA

EDUARDO CABAL YEPEZ

Nivel de Acceso

Acceso Abierto

Resumen o descripción

La mayoría de las cámaras digitales usan un solo lente para captar toda la escena y para poder obtener una imagen a color es necesario que dicha escena llegue a un arreglo de sensores llamado Mosaico de Bayer, donde cada sensor filtra una longitud de onda específica (RGB). En este trabajo se propone una arquitectura en FPGA para reconstruir la imagen de una cámara digital,utilizando la interpolación bilineal como algoritmo demosaicing, obteniendo como resultado las tres matrices de color,consumiendo menos del 1% de los recursos y con un procesamiento superior al tiempo real alcanzando los 200 cuadros por segundo (fps)para una imagen VGA

Editor

Universidad de Guanajuato

Fecha de publicación

2015

Tipo de publicación

Artículo

Versión de la publicación

Versión publicada

Formato

application/pdf

Fuente

Jóvenes en la Ciencia: Verano de la Investigación Científica Vol. 1, No.2 (2015)

Idioma

Español

Relación

http://www.jovenesenlaciencia.ugto.mx/index.php/jovenesenlaciencia/article/view/405

Repositorio Orígen

Repositorio Institucional de la Universidad de Guanajuato

Descargas

0

Comentarios



Necesitas iniciar sesión o registrarte para comentar.